メインコンテンツに移動
[フレーム]

ClockMatrixTMタイミングソリューション

ClockMatrixデバイスファミリは、インタフェース速度が最大800 Gbpsのアプリケーションでクロック設計を簡素化する、高性能かつ高精度のタイミングソリューションです。

ClockMatrixデバイスはシステム内の任意の場所に設置して、クロック発生、周波数変換、ジッタ減衰、位相アライメントなどの重要なタイミング機能を実行できます。デバイスはワイヤレスベースバンド、DU、CU、RU、フロントホールまたはバックホールネットワーク上のIEEE 1588タイムスタンプユニット(TSU)とSyncEポートを正確に同期させるために使用することができます。 このデバイスのファミリは複数の独立したタイミングチャネルをサポートしています。このサポートには、IEEE 1588クロックの合成、SyncEクロックの生成、ジッタの減衰、コンバータのSYSREF生成を含む無線クロックの生成があります。 入力から入力、入力から出力、出力から出力の位相スキューをすべて正確に管理できます。 デバイスは最大112GbpsのSERDES、CPRI/OBSAI、SONET/SDH ADC/DAC、IEEE 1588 TSUなどを直接同期させることができる超低ジッタクロックを出力します。 IEEE 1588システムでの同期を容易に実現するために、ルネサスはPTPクロックマネージャソフトウェアをライセンスに基づき無償で提供しています。

主に次のような特徴があります。

  • 柔軟性 – PLLチャネルは個別にシンセサイザ、ジッタ減衰器、またはDCOとして設定可能
  • 統合 – 最大8のDPLLと14の出力を単一のパッケージに集約
  • 性能 – 88 fs(typ)の低RMSジッタ
  • 標準への準拠 – IEEE 1588、OTN、SyncE
  • プログラマブル – I2C、SPI、またはOTP
  • デバイスの監視 - リファレンス入力、DPLLおよびAPLLロック喪失、ホールドオーバ状態を監視する機能を内蔵
  • 用途に適切なサイズ – 144-BGAから48-QFNまでのパッケージを選択可能

主なテクニカルドキュメント: ClockMatrix Family Overview

プロダクトセレクタ: ClockMatrixタイミングソリューション

パラメトリック製品セレクタを使用してカタログ上の製品を検索してみてください。パラメータ毎に スペックを比較することでお客様の設計に適した製品が表示されます。

プロダクトセレクタ

ドキュメント

ダウンロード

ビデオ&トレーニング

The ClockMatrixTM 2 family of devices are high-performance, precision timing solutions designed to simplify clock designs for applications with up to 800Gbps interface speeds. This second-generation family delivers improved performance with phase jitter as low as 88fs RMS. The highly integrated devices serve as full-function IEEE 1588 synchronization clocks and ultra-low jitter reference clocks for synchronous Ethernet PHYs with data rates up to 112Gbps PAM-4, reducing design complexity and bill of materials (BOM). Visit renesas.com/clockmatrix to learn more.

The ClockMatrix family of devices offers high-performance, precision timing solutions for applications with up to 100 Gbps interface speeds. They are versatile in their usage, supporting functions such as clock generation, frequency translation, jitter attenuation, and phase alignment across a range of densities. The 8A3404x Multichannel Digital PLL/DCO family manages timing references and clock conversion for protocols like SyncE, OTN, and CPRI. It features multiple independent timing channels for clock generation, jitter attenuation, and universal frequency translation, outputting ultra-low-jitter clocks for high-speed interfaces like SERDES, CPRI/OBSAI, SONET/SDH, and PDH.

Related Resources

Introducing the IDT ClockMatrixTM family of devices - high-performance, precision timing solutions designed to simplify clock designs for applications with up to 100 Gbps interface speeds.

They can be used anywhere in a system to perform critical timing functions, such as clock generation, frequency translation, jitter attenuation and phase alignment. A range of devices in the family support BBU, OTN, SyncE, synthesizer and jitter attenuator applications with several density options for each.

For more information, visit the ClockMatrixTM Timing Solutions page.

ツール&リソース

AltStyle によって変換されたページ (->オリジナル) /