Betreff |
Autor |
Antworten |
Letzter Beitrag |
2xVU35P auf SQRL Platinen
|
Martin |
14 |
|
Sipeed Tang Nano 1K Level Shifter
|
Wolfram F. |
3 |
|
Anlogic EF2M45
|
Sigint 112 |
8 |
|
AGM Microelectronics FPGAs
|
Sigint 112 |
35 |
|
Weak pullup/pulldown MachXO2
|
Heinz-Maria |
3 |
|
Altera USB Blaster III
|
Antti L. |
15 |
|
Quartus black box
|
Sigint 112 |
5 |
|
Timing Constraints mit negativen Zeiten
|
Jens W. |
12 |
|
Cooles chip von Efinix
|
Antti L. |
23 |
|
GOWIN GW1N Nano low cost FPGA - Taugt das was?
|
Peter S. |
7 |
|
Nachbildung einer Von-Neumann-Architektur will "atmen"
|
Susan R. |
14 |
|
Hat jemand schonmal einen ASIC entwickelt?
|
Andi |
17 |
|
Spannungsversorgung über DTR RTS MAX3232
|
Lennard B. |
3 |
|
Vitis-HLS Abgleich
|
Martin S. |
2 |
|
Eigene IP Core, Quartus 24.3.1, Agilex-5
|
Antti L. |
2 |
|
FPGA Boundary-Scan
|
Sven B. |
8 |
|
Dual Port Ram als Block Ram
|
Jens W. |
10 |
|
MAX10 SC nur mit 3.3V Versorgt differentieller HSTL 1.8V Input?
|
Max M. |
12 |
|
Verilog: array einer packed struct indizieren F1 bitte.
|
Bernd |
6 |
|
Intel modul mit RF ADC
|
Max M. |
8 |
|
Xilinx Spartan 3 xc3s400 FIFO mit hoher Frequenz
|
Martin |
4 |
|
Platform Designer: Problem mit PLL-Avalon
|
Florian |
6 |
|
xilinx report_datasheet
|
Fpga I. |
5 |
|
FPGA 2 Clk Synchron, timing problem
|
Max M. |
13 |
|
Wie hoch ist die maximale Datenrate des Transceivers?
|
Rose L. |
4 |
|
Vivado simulation bleibt bei einer verilog zeile stehen
|
Antti L. |
4 |
|
Erfahrungen mit Efinix?
|
Gustl B. |
26 |
|
Anfängerfrage: Zugriff auf ein reg von unterschiedlichen Taktraten
|
Bernd |
6 |
|
Quartus internal error
|
Antti L. |
3 |
|
Xilinx ISE constraints von internen signalen
|
Gustav G. |
5 |
|
EmbDev.net
ADT7420 Sensor
|
Yavuz |
2 |
|
externes Sram und/oder FPGA auf Defekt prüfen
|
Jens W. |
18 |
|
Xilinx GTP Training
|
Gustl B. |
11 |
|
Ist das Verhalten so OK?
|
Gustl B. |
5 |
|
Xilinx MicroBlaze external LMB Address
|
Gustl B. |
13 |
|
Cyclone V 5cseba6u23i7ndk testen
|
Sven |
9 |
|
fmax bei Cyclone V wesentlich tiefer als bei IV?
|
Max |
2 |
|
Symmetrisches Audiosignal per XLR in DSP - 2 ADC Kombinieren für weniger Rauschen
|
Daniel |
12 |
|
PowerSequence Cyc V, 10 GX
|
Max M. |
7 |
|
Xilinx MIG Artix7 im Blockdesign - was mache ich falsch?
|
Gustl B. |
20 |
|
gowin IDE startet nicht unter Ubuntu 22.04.5
|
Klaus R. |
3 |
|
ZPU im Simulator laufen lassen, Problem mit prog2mem
|
Jens W. |
12 |
|
Spartan 3 SPI Master Constraint
|
Martin |
1 |
|
Automatischer KI-Generator für FPGAs
|
Leon B. |
6 |
|
EPM240 zu klein, was jetzt?
|
Thomas M. |
10 |
|
Forge FPGA, kostenloser eval kit
|
Antti L. |
66 |
|
XC3S400 Ersatz
|
Gustav G. |
12 |
|
4 Ausgang MEMS oscillator
|
Antti L. |
3 |
|
FPGAs in sicherheitskritischen Anwendungen
|
Lukas K. |
21 |
|
PC - PCIe - FPGA
|
Eho C. |
17 |
|
Mul Component aus coregen
|
Anton K. |
8 |
|